Свежие обсуждения
Микроконтроллеры

Считать "содержимое" из ПЛИС

возможно ли считать из ПЛИС (в данном случае ALTERA MAX EPM7812) "прошивку" и запихнуть ее без изменений
в аналогичный чип?

Чип исходник - понемногу подыхает...зацепило некоторые порты, но
похоже , что JTAG выводы не тронуло...

вопрос о Бите Защиты и т.д. не подымается.
если стоит - значит стоит и все...

Спасибо.

 

Попитка не питка!
Надо сходить на сайт Альтеры , скачать доку по 7000, сделать Байтбластер. Скачать Мах+ и попробовать.

 

Спасибо. Этим путем уже прошел вчера.
и макс+ скачал и Quartus...и байт бластер спаял,но
ни как не могу подконектится к чипу...
может с бластером чего...
проверял по всякому - все адекватно функционирует, единственное - за месть 74HC244
впаял 74VHC244...
копаюсь дальше...

 

Может это поможетhttp://fpga-faq.narod.ru/#Как прочитать прошивку у MAXов, если не стоит бит защиты?

Cheeeper: может с бластером чего...
проверял по всякому - в

Можно проверить , запрограммировав им АВР -АВРиалом.

 

Alexey: Можно проверить , запрограммировав им АВР -АВРиалом
что собственно и сделал вчера вечером, замечательно стер записал, проверил стер и т.д AT90S2313.
никаких замечаний.

т.о. мое первоначальное мнение
Cheeeper: зацепило некоторые порты, но
похоже , что JTAG выводы не тронуло...

было слишком оптимистичным.
увы. хана чипу.

и еще если кто в курсе:
нужно ли подавать питание на порты во время считывания прошивки у ПЛИС?

 

Cheeeper: нужно ли подавать питание на порты во время считывания прошивки у ПЛИС
На какие порты?
Cheeeper: было слишком оптимистичным.
Еще не время отчаиваться!
А Макс или Квартус бластер видят?

 

Alexey: На какие порты?
прошу прощения - обозвал их "портами" по аналогии с MCUs.

конечно -LAB (Logic array blocks). они имеют свои входы питания VCCIO.
вот цитата из даташита:

The VCCINT pins must always be connected to a 5.0-V power supply.
With a 5.0-V VCCINT level, input voltage thresholds are at TTL levels, and
are therefore compatible with both 3.3-V and 5.0-V inputs.

The VCCIO pins can be connected to either a 3.3-V or a 5.0-V power
supply, depending on the output requirements. When the VCCIO pins are
connected to a 5.0-V supply, the output levels are compatible with 5.0-V
systems. When VCCIO is connected to a 3.3-V supply, the output high is
3.3 V and is therefore compatible with 3.3-V or 5.0-V systems. Devices
operating with VCCIO levels lower than 4.75 V incur a nominally greater
timing delay of tOD2 instead of tOD1.

однако нигде не могу найти о необходимости подключения VCCIO
к питанию во время программирования.

(по большему счету я пробовал и так и иначе - результат аналогичен...т.е. чип не видно)

и еще. при подключении VCCIO у данного чипа ток потребления доходит до 1А (он подгоевший)
на "крышке" есть характерное пятно "пожелтения"..

Alexey: А Макс или Квартус бластер видят?
при физическом отсутствии бластера в LPT они ругаются.

При его наличии -при выполнеии Examine - ругается на невозможность определить JTAG chain or socket is empty...
сообщение одинаково как при наличии чипа так при его отсутствии.

Device стоит: EPM7128SCL84-10

есть способ проверки более глубокий?