|
|
|
|
батон в питании 4053 стоят резисторы 10к, чего-то я засомневался, не многовато ли? Присоединяюсь. По моему, тоже многовато. Может все-таки 10 ом? |
|
|
AtTiny25/26 они как с доступгостью и ценой, а то я 45 (или48 на помню) тоже с PLL добывал долго и печально, сомневаюсь, что эт будет просто остальным, потому и не предлагаю. Attiny2313 может работать до 20 МГц. ЗЫ: Отконвертируйте кто-нибудь схему в GIF и киньте сюда без архивации - смогу на телефоне посмотреть в дискуссии поучаствовать. |
|
|
АК: Новую тему назвать "Изобретаем RLC-3". Правильно, есть мысли по улучшению прибора - открыть новую тему и там излагать. А для "старого" прибора оставить эту тему. Тем более, что эти улучшения заканчиваются, обычно, ничем. И из-за чего весь "сыр-бор"? Сама мсх стоит 10$.
|
|
|
За 10 еще поискать надо, да и ввиду редкости (по ефинду есть только в паре мест) в регионах мало доступная. Я предыдущую версию из-за отсутствия AD620 так и не доделал - бодро взялся, да пока искал - весь пыл на нет сошел. ------------f7uvRsJYjI6347Pq+HSuVc-- |
|
|
AnSi: пока не покажете рабочую программу, "сам" не снимется - я не говорю что это невозможно, даже очень запросто и не забудьте оставить место для проверки "ножек" переключения частоты Вот программа, таблица та же. Надеюсь, теперь вопрос снят ? Кстати, можно уменьшить ещё на такт, резерв есть, но для данного прибора лучше не надо.
; Непрерывная генерация синусоидального сигнала ; и двух квадратурных меандров частотой 10 кГц ; Fclk=16 МГц, Fs=2000 Квыборок/с cband: ldi zl,low(tab200*2) ldi zh,high(tab200*2) ldi r17,0x00 ldi r18,0x20 ldi r19,0x60 ldi r20,0x40 f10001: lpm tmp,z+ out portb,tmp out portd,r17 ;00 cpi zl,50 brne f10000 nop f10002: lpm tmp,z+ out portb,tmp out portd,r18 ;01 cpi zl,100 brne f10002 nop f10003: lpm tmp,z+ out portb,tmp out portd,r19 ;11 cpi zl,150 brne f10003 nop f10004: lpm tmp,z+ out portb,tmp out portd,r20 ;10 cpi zl,199 brne f10004 nop lpm tmp,z+ out portb,tmp ldi zl,low(tab200*2) ldi zh,high(tab200*2) rjmp f10001
Я вот одного не пойму, зачем так уж нужна программа, если по мнению некоторых она "сырая" и "дело ничем не кончится"?
|
|
|
батон: в питании 4053 стоят резисторы 10к, чего-то я засомневался, не многовато ли? Нет, все верно, в питании всех ключей стоят резисторы по десять кОм. Не сомневайтесь - ключи работают нормально. GM: И второй вопрос, как в приборе работает синхронный детектор, пока открыт. Вспомните, как получается постоянное (т.е. среднее) напряжение с простого RC фильтра после ШИМа - там в момент отсутствия сигнала резистор оказывается подключенным к земле, иначе получится не среднее, а амплитудное значение. Схема СД один к одному взята от LCR-4080 (Е7-22), номиналы не менялись. Если хотите, вот модель этого СД в Micro-Cap 8 для случая максимального выходного сигнала. Почему пульсации выходного сигнала СД не влияют на показания, объяснил Wladimir_TS: АЦП-то там двойного интегрирования - сам себе фильтр еще 172142.cir |
|
|
GM: мнению некоторых она "сырая" и "дело ничем не кончится"? Да хватит уже дудся. Программа нужна. Заменить brne f10000 на brne f10001 Ждем когда вы испробуете на готовом устройстве. Кстати вы планируете собирать прибор?? Для модернизации RLC-2 и изготовления следующего RLC откройте новую тему!!! Я думаю тема будет интересна многим вкл. меня. |
|
|
Я думаю тема будет интересна многим вкл. меня. Поддерживаю. |
|
|
GO: Вспомните, как получается постоянное (т.е. среднее) напряжение с простого RC фильтра после ШИМа - там в момент отсутствия сигнала резистор оказывается подключенным к земле, иначе получится не среднее, а амплитудное значение Пример неудачный, шим тут никаким боком. Синхронный детектор должен накапливать сигнал каждый период в фазе. Если хотите, вот пример классического СД. Входы двух ОУ подключены к сигналу, один ОУ имеет инверсный выход, второй - прямой. Выходы ОУ подключены к двум ключам, которые управляются меандром, выходы ключей соединены и подключены к RC-цепи (интегратор, если хотите). При положительном периоде меандра подключен прямой ОУ, при отрицательном - инверсный ОУ. Т.о., на RC-цепи накапливается (интегрируется) энергия полезного сигнала. Как-то так. А у вас что происходит? Накопили сигнал за полпериода, за вторые полпериода его разрядили. Никуда не годится, поэтому я весь в непонятках здесь. За модель спасибо, знать бы ещё, как с ней управиться . GO: Почему пульсации выходного сигнала СД не влияют на показания, объяснил Wladimir_TS: АЦП-то там двойного интегрирования - сам себе фильтр еще Ну при чём здесь двойное? При обратном интегрировании интегратор разряжается от напряжения, накопленного при прямом интегрировании, постоянным током, вот и всё. А вот на прямом ходе АЦП интегрирует входное напряжение, где всякие изменения не приветствуются, там же нет схемы выборки-хранения. |
|
|
Так по факту АЦП двойного интегрирования измеряет интеграл от напряжения за время прямого преобразования. Понятно, что шкала при переменном сигнале будет в "жареных огурцах" но ейную пересчитать можно. |
|
|
|
|